CoWoS-S、CoWoS-R和CoWoS-L封裝技術在成本和良率上有何差異? | 數位時代

CoWoS-S、CoWoS-R 和 CoWoS-L 封裝技術的成本和良率差異分析

台積電的 CoWoS (Chip-on-Wafer-on-Substrate) 先進封裝技術旨在整合不同類型和製程節點的晶片,以縮短晶片間的溝通距離、降低延遲,並提升效能和功耗表現。CoWoS 主要分為 CoWoS-S、CoWoS-R 和 CoWoS-L 三種類型,它們的主要區別在於中介層使用的材料。

中介層材料與成本、良率的關聯

總結

在成本方面,CoWoS-R 通常最低,CoWoS-S 最高,而 CoWoS-L 則介於兩者之間。在良率方面,較大的封裝尺寸和矽中介層的使用會增加 CoWoS-S 的挑戰,而 CoWoS-R 和 CoWoS-L 則通過使用 RDL 或局部矽中介層來提高良率。選擇哪種 CoWoS 技術取決於具體應用的需求、成本考量以及對效能和整合度的要求。


This is a simplified version of the page. Some interactive features are only available in the full version.
本頁為精簡版,部分互動功能僅限完整版使用。
👉 View Full Version | 前往完整版內容